奥吉通 PCB Design Studio开发方案

奥吉通 PCB Design Studio

美国Cadence公司是当前全球最大的EDA供应商,能够为用户提供EDA全线产品和电子设计业界最优秀的解决方案,从电子系统的顶层设计及系统级仿真、信号处理、电路设计与仿真,PCB板级设计及信号完整性分析与验证,FPGA设计到ASIC设计、深层微米IC/SOC的全流程设计等。

北京奥吉通公司在经过对美国Cadence公司的多方面考察与论证后,成为Cadence公司在中国市场的线路合作伙伴,共同推动Cadence世界最优秀的EDA产品在中国的应用与发展。北京奥吉通公司全面代理Cadence公司的orCAD产品线、PCB Design Studio设计工具包、FPGA Studio设计工具包等产品,为长期受高价格困扰的中国用户带来价廉质优、世界一流的EDA产品。

     
最优性价比的系统设计解决方案——orCAD产品线
 

      orCAD Capture——已成为工业标准的原理图设计与HDL设计输入器。

      orCAD Capture CIS——内嵌元器件信息管理功能的原理图输入。

      PSpice——已成为工业标准的模拟与混合信号仿真器。

      orCAD layoat——PCB板图设计环境。

     
PCB Design Studio——PCB设计工具
 

PCB Design Studio是Cadence Design System提供的Studio系列产品之一其中同样包括诸如Expert, Designer系列中包含的业界领先的先进EDA技术。PCB Studio的性能价格比在业界是首屈一指的。PCB Design Studio并不是一个单点工具,它提供完整的点到点的PCB设计环境。设计师在Studio中可以完成原理图输入,元件布局,布线以及生产数据生成等等PCB设计系统程的工作。

     
完整的PCB设计工具
 

       PCB Studio中包括的PCB设计所需的全部工具

       PE Library元件创建和管理工具

      在前端输入工具上,设计师可以有两种选择。

      Concept-HDL可以实现设计输入,设计重用以及设计同步。

      Orcad Capture CIS实现集成元件管理的设计输入。

      Allegro PCB layout实现极设布局布线和生产数据生成。

      Specctra布局布线器实现规则驱动的基于形状的布局布线。

      Specctra自动布线器实现基于形状的无网络布线。

     
扩展功能

      除了标准配置之外,PCB Design Studio PCB Studio中送有供一些可选升级包,提供更多更高功能和性能,来满足更高的生产设计需求。

      Allegro功能选件,实现高速PCB设计,设计重用,SKILL扩展语言,可测试性分析。

       Specctra功能选件,增添高级生产规则

      Specctra 256层自动布线升级包

      Pspice模拟混合信步仿真

      变体设计实现由一个设计原型到多个设计配置的工具(仅适用于Concept和Allegro)

      Check-Plus实现高级和定义规则检查(仅适用于Concept)

      SpccctraQuest信噪分析工具,提供布线前及布线后的线网拓扑结构开发和信噪分析功能。

     
FPGA Studio/Expert——FPGA设计系统

FPGA Studio/Expert为用户提供了设计,仿真综合100,000门以上FPGA的能力。通过多个先进工具组合在一个完整的解决方案中,Cadence FPGA Studio/Expert为帮助用户面对百万门以上的FPGA设计挑战。

除了在FPGA设计方面的优异表现外, Cadence FPGA Studio/Expert是业界唯一级能够在芯片级和板级设计验证中透明传递数据的工具,它支持所有世界著名的可编程逻辑器件厂家,包括了Actel, Altera, Cypress, Lattice, Lucent, Quick logic 以及Xilinx。它是新一代FPGA设计的完整解决方案。

设计输入——Concept HDL
 

Concept HDL是新一代的Concept设计系统,是Cadence提供的最新的原理图输入工具。支持UNIX和NT两种操作系统。包含了完整的HDL核心框架,统一的数据和用户接口,支持UNIX和NT两种平台,并且可以直接输入Verilog和VHDL网表。

由于Concept HDL可以由混合级的设计输入直接产生Verilog和VHDL网表,用户在作仿真前不需要额外的仿真工作。在仿真过程中,用户可以用文本调试工具来显示结构和行为级的输入。

随着当今设计复杂程度越来越高,操作一个设计工程变得愈来愈困难时。用户使用Concept HDL中的图形化的层次管理器,可以快捷地完成这些工作。

     
设计输入工具——Orcad Capture
 

 Orcad Capture是PC平台上的标准设计输入工具,支持Win95, Win98和WinNT。Capture拥护丰富的库和VHDL支持,是FPGA设计的理想选择。

      
Cadence FPGA Studio/Expert设计流程
     
使用NC SIM作HDL仿真

       FPGA Expert中包含了世界第一的混合语言仿真器NC Simulator(NC SIM)。它可以无缝地将Verilog和VHDL语言模块融合到一个仿真过程。

      无限制融合Verilog和VHDL模块

      业界Verilog顶级仿真最快的仿真器

      包含业界领先的NC VHDL仿真器

      使用本征码技术提高仿真速度

      金属支持包括OMI和SWIFT在内的标准IP接口

      高性能SignalScan调试系统,提供设置复杂断点信号跟踪,仿真结果比较等功能。

      SignalScan用户接口支持Verilog和VHDL语言集成Synplicity的FPGA综合器。

      Cadence和FPGA Studio/Expert一起提供2种Synplicity产品。主导产品是Synplity,它是一个高性能的综合引擎;Synplity支持Verilog和VHDL两种语言,输出高度优化网表。Cadence提供包含语言敏感编辑器的Synplicity HDL Analyst,它还可以产生RTL级原理图,以及post-mapped技术。同时支持在这三种示图间的双向Cross-probing。
     
自动布局和布线

Cadence的Project Manager为整个设计工作提供可靠的流程和文件管理。全定制的HTML显示图显示了PIC设计流程的每个关键步骤。Project Manager可以自动控制调用Actel, Altera, Xilinx的布局布线工具。

相关新闻

联系我们

联系我们

QQ:951076433

在线咨询:点击这里给我发消息

邮件:951076433@qq.com

工作时间:周一至周五,9:30-18:30,节假日休息

分享本页
返回顶部